规划中应该注意的问题?
一、有源晶振原理图规划关键:
1、有源晶振电源去耦非常重要,主张加磁珠,去耦电容选三个,容值递减。
2、时钟输出管脚加匹配,详细匹配阻值,可根据测验结果而定。
3、图二中加了一个电容,容值要小,构成了一级低通滤波,电阻、电容的挑选,根据详细测验结果而定。
二、有源规划关键:
1、在PCB规划是,有源晶振的外壳有必要接地,能够避免晶振的向往辐射,也能够屏蔽外来的搅扰。
2、有源晶振下面要铺地,能够避免搅扰其他层。由于有些人在布多层板的时分,顶层和底层不铺地,可是主张晶振地点那一块铺上地。
3、有源晶振底下不要布线,周围5mm的范围内不要布线和其他元器件(有的主张300mil范围内,我们能够参阅),主要是避免晶振搅扰其他布线和器件。
4、有源晶振不要布在板子的边际,由于为了安全考虑,板卡的地和金属外壳或许机械结构常常是连在一起的,这个地我们暂且叫做参阅接地板。
假如有源晶振布在板卡的边际,晶振与参阅接地板会形成电场散布,而板卡的边际常常是有很多线缆,当线缆穿过晶振和参阅接地板的电场是,线缆被搅扰了。而有源晶振布在离边际远的地方,晶振与参阅接地板的电场散布被PCB板的GND分割了,散布到参阅接地板电场大大减小了。
5、时钟线尽量要短。假如不想让时钟线走一路搅扰一路,那就布短些。还有一点,关于有源晶振的挑选,假如体系能作业在25M,就尽量不要选50M的有源晶振。时钟频率高,是高速电路,时钟上升沿陡也是高速电路。在zui近的几回板卡规划中,我的晶振波形,基本上没有过冲。